YourFab

PDKProcess Design Kit

고품질 반도체 설계를 위한 최적의 디자인 솔루션

DB하이텍의 PDK(Process Design Kit)는 Chip 설계에 필요한 파운드리 데이터와 각종 관련 정보가 모두 포함되어 있습니다. 설계자가 Chip 설계를 진행함에 있어 Schematic/Layout 설계부터 검증, 그리고 Tape-out까지 전체 Design Flow를 쉽고 편리하게 수행할 수 있도록 지원합니다.

Design Flow PDK
  1. Schematic Design
    회로도의 기능 설계를 정의합니다.
    PDKSymbols
    회로도를 구성하는 트랜지스터, 저항 등 기호 제공 (PMOS, NMOS, BJT, RES 등)
  2. Pre-layout Simulation
    레이아웃 전 회로 시뮬레이션을 통해 회로 동작을 확인합니다.
    PDKSPICE* Model
    소자의 동작 특성을 정확히 예측하기 위한 SPICE(스파이스) 모델 제공 * SPICE : Simulation Program with Integrated Circuit Emphasis
  3. Layout Design
    물리적인 레이아웃을 생성합니다.
    PDKPCells
    패러미터라이즈드 셀(Parameterized Cell)을 통해 반복적 레이아웃 생성을 자동화 (PMOS, NMOS, BJT 등)
  4. Verification & Parasitic Extraction
    DRC, LVS, LPE를 통해 설계 규칙과 일치 여부를 검증합니다.
    PDKRuledecks
    DRC/LVS 규칙 파일과 소자 및 배선 간의 기생 성분 추출 하는 파일 제공
  5. Post-layout Simulation
    레이아웃 반영 후 최종 회로 성능을 확인합니다.
    PDKSPICE Model + LPE*
    SPICE(스파이스) 모델과 기생 성분 특성을 포함한 시뮬레이션 제공 * LPE : Layout Parasitic Extraction

Platforms

DB하이텍은 회로 설계 과정에서 주요 EDA툴과 자연스럽게 연동되는 다양한 PDK를 제공합니다.

EDA* Tool * EDA : Electronic Design Automation
PDK
Components
SPICE SPECTRE HSPICE
Symbol/Pcell Virtuoso Tanner Custom
Compiler
Aether ADS
w/Virtuoso
Ruledecks PVS/
Assura QRC
Calibre DRC/
LVS xRC
ICV StarRC
EM Tech Voltus-xFi Totem
  • 설치부터 회로 설계, 시뮬레이션 및 레이아웃까지 다양한 사용자 친화적인 유틸리티 제공

  • 특정 프로세스를 위한 iPDK로 맞춤형 컴파일러, Empyrean, Tanner EDA 환경 지원

  • 특정 플로우를 위해 서로 다른 PDK 간
    (Keysight ADS PDK ↔ Cadence
    Virtuoso PDK) 호환성 지원

  • 정확한 프로세스 정보와 정확한 SPICE 모델 제공

  • 다양한 기능을 통한 모델링 및 시뮬레이션 지원

  • 범용적인 디바이스 특성을 폭넓게 지원